简单做人,用心做事!
据英国《自然》杂志网站7月25日(北京时间)报道,芯片制造商英特尔公司表示,将向总部设在荷兰的半导体设备制造商阿斯麦投资41亿美元,其中10亿美元专门用于极紫外线(EUV)光刻技术的研发,新技术有望让晶体管的大小缩减为原来的1/4。
一块芯片能容纳的晶体管数量每隔几年就可以翻番,但这一趋势目前似乎已到穷途末路。解决方案之一是借用EUV光刻技术将更小的晶体管蚀刻在微芯片上,即用超短波长的光在现有微芯片上制造比目前精细4倍的图案。芯片上的集成电路图案是通过让光透过一个遮蔽物照射在一块涂满光阻剂的硅晶圆上制成,目前只能采用深紫外(波长一般约为193纳米)光刻技术制造出22纳米宽的最小图案。
在芯片上蚀刻更小图案的唯一方式是使用波长更短的光波。通过将波长缩短到13.5纳米,芯片上的图案可缩小到5纳米或更小。要想做到这一点,EUV光刻技术面临着化学、物理和工程学方面的挑战,需要对光刻系统背后的光学仪器、光阻剂、遮蔽物以及光源进行重新思考。有鉴于此,英特尔公司宣布投资41亿美元,用于加速450毫米晶圆技术、EUV光刻技术的研发,推动硅半导体工艺的进步。
几乎所有的材料(包括空气)都会吸收波长短到13.5纳米的光,因此,这个过程需要在真空中进行。而且因为这种光无法由传统的反射镜和透镜所引导,需要另外制造专用的反射镜,但即使这些专用反射镜也会吸收很多EUV光,因此,这种光必须非常明亮。研究人员解释道,光越暗淡,凝固光阻剂需要的时间也越长,而且因为光刻技术是微芯片制造过程中最慢的步骤,所以,EUV光源的强度对降低成本至关重要。第一代EUV光源只能提供10瓦左右的光,1小时只够在10个硅晶圆上做出图案。而商业系统必须达到200瓦,且一小时至少要做出100个图案。
另一个挑战在于,目前电路一般被蚀刻在300纳米宽的硅晶圆上,但英特尔公司希望EUV技术能在450纳米宽的硅晶圆上进行,这样一次做出的电路数量就可以翻番,这就需要阿斯麦公司研制出新的制造设备,英特尔公司希望能在2016年做到这一点。
总编辑圈点
尽管一块芯片能容纳的晶体管数量每隔几年就能翻番,但将更小的晶体管蚀刻在微芯片上似乎更能满足发展所需。极紫外线技术或许能给我们带来惊喜,这种有望让晶体管“瘦身”75%的技术绝对值得期待。在重要性方面可以与印刷术、汽车和电话等发明相提并论的晶体管,这朵电子技术之树绽放的绚丽多姿的奇葩,或将因此焕发出更加夺目的光彩。4年的等待不算漫长,10亿美元的花费却足够昂贵,唯愿这笔不菲的“减肥”开销物有所值。
[来源:科技日报]
2024.07.19
2024.07.18
国内首套超精密主动减振器面世:应用于高端电镜、量测/检测设备等
2024.07.15
2024.07.15
突破性成果!从“盖房子”到“顶竹笋”:我国科学家首创晶体制备新方法
2024.07.09
ASML或将Hyper-NA EUV光刻机定价翻倍,让台积电、三星和英特尔犹豫不决
2024.07.03
版权与免责声明:
① 凡本网注明"来源:仪器信息网"的所有作品,版权均属于仪器信息网,未经本网授权不得转载、摘编或利用其它方式使用。已获本网授权的作品,应在授权范围内使用,并注明"来源:仪器信息网"。违者本网将追究相关法律责任。
② 本网凡注明"来源:xxx(非本网)"的作品,均转载自其它媒体,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责,且不承担此类作品侵权行为的直接责任及连带责任。如其他媒体、网站或个人从本网下载使用,必须保留本网注明的"稿件来源",并自负版权等法律责任。
③ 如涉及作品内容、版权等问题,请在作品发表之日起两周内与本网联系,否则视为默认仪器信息网有权转载。
谢谢您的赞赏,您的鼓励是我前进的动力~
打赏失败了~
评论成功+4积分
评论成功,积分获取达到限制
投票成功~
投票失败了~